next up previous contents
Nächste Seite: Verbindung AVR/FPGA Aufwärts: Die Komponenten Vorherige Seite: FPGA   Inhalt

Peripherie auf dem Chip

Auf dem Chip ist an Peripherie ein Hardware Multiplexer, zwei 8 Bit Timer, zwei UARTs, eine serielle Schnittstelle und ein 16 Bit Timer in Hardware vorhanden. Des weiteren gibt es einen Watchdog Timer und eine JTAG Schnittstelle.

Der Multiplexer ist ein häufig benötigtes Bauteil, der falls er nicht in Hardware vorhanden wäre oft im FPGA aufgebaut werden müßte.

Die Timer können entweder intern getaktet werden, oder als Zähler mit externem Eingangspin verwendet werden.

Das serielles Zweidrahtinterface ist eine bidirektionale Standardschnittstelle. An sie können mehrere Geräte angeschlossen werden. Die CPU kommuniziert mit diesem Zweidrahtbus über spezielle I/O Register.

Mit den UARTs (universal asynchronous receiver-transmitter) ist asynchrone serielle Kommunikation möglich. Sie werden zur Steuerung serieller Schnittstellen verwendet.

Die JTAG Schnittstelle ist eine genormte Schnittstelle zum Debuggen von integrierten Schaltkreisen. Sie wird auf vier Pins nach außen geführt. Mehr zu JTAG im Abschnitt 4.5. Diese Schnittstelle ist nicht auf allen FPSLIC vorhanden.



Wolfgang Becker 2003-05-30